Nytt verktøy skal løse designproblematikk for FPGA.

FPGA-verktøy hos Gateline

Indisk verktøy kan løse problemer med strukturering av I/O i store FPGA-design.

Denne artikkelen er 2 år eller eldre

EDA-distributøren Gateline skal starte distribusjon av synteseverktøyet 7Circuits i Norden, skriver Elektroniktidningen.

Å strukturere inn- og utganger i store FPGAer på en optimal måte, og håndtere disse data mellom FPGA-konstruksjonsverktøyet og kretskortverktøyet er ofte en manuell og tidkrevende konstruksjonsoppgave. Det indiske EDA-selskapet Taray hevder å ha løst det problemet med verktøyet 7Circuits.

- Vi kan nå tilby en integrert flyt for FPGA- og mønsterkortdesign som kan gi kortere designsykluser,  kommenterer adm. direktør i Gateline, Hans Lundberg i en pressemelding.

Verktøyet genererer en pinne fordeling som skal være optimalisert både for innholdet i FPGAen og dens omgivelser på mønsterkortet. Programmet benytter et innebygd FPGA-bibliotek og tar hensyn til begrensninger som konstruktøren angir. Utdata er i tillegg til pinnefordeling også skjemasymboler og skjema som kan brukes både av system- og mønsterkortdesignere, heter det.  Programmet skal ifølge Gateline ta hensyn til endringer som gjøres under konstruksjonsprosessen, noe som skal minimere de manuelle feilene som ellers kan inntreffe.

Gateline hevder at dette kan spare flere mannemåneder i prosjektet, og at designmomentet blir 5-15 ganger raskere – og jo flere FPGAer, jo større besparelse.

7Circuits har for øvrig et nært samarbeid med kretskortavdelingen i Cadence, en av Gatelines hovedleverandører.

Powered by Labrador CMS