Kraftige RISC-V prosessorer

Renesas fremst i rekken med RISC-V teknologi gjennom lansering av generelle MPUer basert på en 64-Bit RISC-V CPU kjerne.

Denne artikkelen er 2 år eller eldre

Renesas Electronics Corporation lanserer nå de nye generelle RZ/Five mikroprosessorenhetene (MPUs) som er bygget rundt en 64-bit RISC-V CPU kjerne.

RZ/Five tar i bruk Andes AX45MP, som er basert på RISC-V CPU instruksjonssettarkitektur (ISA). Ifølge Renesas overlapper RZ-Five Renesas’ tidligere tilgjengelige Arm CPU kjernebaserte MPUer, og utvider dermed mulighetene.

– Jeg er svært fornøyd med at Renesas er blant de første til å lansere en generell MPU bygget rundt en 64-bit RISC-V CPU kjerne fra Andes, sier Hiroto Nitta, direktør og leder for SoC-aktiviteten i IoT- og infrastrukturenheten til Renesas.

Behovet for innsamling av sensordata og tett kommunikasjon med servere øker for IoT endepunktenheter, slik som gateways for solcelleinvertere eller private sikkerhetssystemer. RZ/Five skal være optimalisert for dette. Maksimal driftsfrekvens er 1 GHz. Periferifunksjoner inkluderer støtte for flere grensesnitt, slik som to Gigabit Ethernet kanaler, to USB 2.0 kanaler, og to CAN kanaler, samt doble A/D omformermoduler. Videre er det ivaretatt støtte for tilkopling av eksternt DDR-minne med feilsjekking og korrigering (ECC) samt sikkerhetsfunksjoner.

Som med RZ/G serien, er en Verified Linux Package (VLP) med Civil Infrastructure Platform (CIP) Linux, en industriell Linux versjon som tilbyr langsiktig vedlikeholdsstøtte for mer enn ti år tilgjengelig for RZ/Five.

Periferifunksjoner og pakketypen RZ/Five er kompatibel med de Arm-kjernebaserte RZ/G2UL, slik at rask gjenbruk av velprøvde design er mulig.

Powered by Labrador CMS